倪伟
发布时间:2020-11-05    发布人:戚昊琛   


姓 名:倪伟

职 称:副教授

职 务:

所属系:集成电路系(微电子设计研究所)

邮 箱:ni.wei@hfut.edu.cn

电 话:

个人简介:

工学博士,硕士生导师,2004年获得合肥工业大学工学博士学位

研究方向:

数字集成电路设计、可重构计算、人工智能(深度学习)、RISC-V处理器、嵌入式系统、数字集成电路验证技术

开设课程(本科生、研究生):

研究生课程:“高等数字电路设计”

本科生课程:“数字信号处理及实现”和“微处理器架构及设计”

科研项目:

主持项目:

1.国家自然科学青年科学基金 “基于自相似理论的NoC网络流量特征关键技术研究”

2.江苏省自然科学基金“嵌入式多核处理器准动态自适应调度与映射系统模拟平台的研究与开发”

3.企业委托项目“智能决策算法芯片FPGA原型研究及应用”

4.企业委托项目“无线智能照明关键技术研发”

5.企业委托项目“RISC-V处理器关键技术研究”

6.企业委托项目“集成电路IP核验证技术的研发”

参与项目:

1.国家重点研发计划子课题“深度神经网络算法映射和调度技术”

2.军委科技委强基计划重点项目“智能可重构******关键技术研究”

代表成果(著作、论文、专利等,限10项):

[1] 刘达,倪伟,徐春琳.基于UVMAXI总线验证IP设计.微电子学,2019,49(05):680-685.

[2] 倪伟,邵响,张溯,宋宇鲲,杨延辉,卜冀春.多核混合可重构计算系统MRCS的设计.电子测量与仪器学报,2015,29(02):172-178.

[3] 袁亚鹏,倪伟,郑强强,张多利,宋宇鲲.基于RAM存储阵列的并行多通道FIFO设计.微电子学与计算机,2018,35(12):27-32.

[4] C. Xu, W. Ni and Y. Song, "UVM-based Functional Coverage Driven AXI4-Stream Verification," 2019 IEEE 13th International Conference on ASIC (ASICON), Chongqing, China, 2019, pp. 1-4.

[5] W. Ni and X. Wang, "Functional coverage-driven UVM-based UART IP verification," 2015 IEEE 11th International Conference on ASIC (ASICON), Chengdu, 2015.

[6] W. Ni and Z. Liu, "A routing algorithm for Network-on-Chip with self-similar traffic," 2015 IEEE 11th International Conference on ASIC (ASICON), Chengdu, 2015.

[7] W. Ni and J. Zhang, "Research of reusability based on UVM verification," 2015 IEEE 11th International Conference on ASIC (ASICON), Chengdu, 2015.

[8] W. Ni, X. Wang, S. Zhang, Y. Song, Y. Yang and J. Bu, "A Hybrid Reconfigurable System for Parallel and Intensive Computation," 2013 IEEE 10th International Conference on High Performance Computing and Communications & 2013 IEEE International Conference on Embedded and Ubiquitous Computing, Zhangjiajie, 2013, pp. 39-44.

[9] 一种用于非相干检测的数字位同步系统及其方法,中国发明专利(201710014394.X

[10] 基于卷积核拆分的卷积神经网络硬件加速器系统及其计算方法,中国发明专利(201910123822.1


获奖荣誉:

个人(实验室)主页:



0551-62919106

关注学院公众号