张多利*
发布时间:2020-11-05    发布人:杨武   
       
      姓 名:
        张多利
      职 称:
        研究员
      职 务:
         
      所属系:
        集成电路系(微电子设计研究所)
      邮 箱:
        zhangduoli@hfut.edu.cn
      电 话:
         

个人简介:

   主要研究方向为数字集成电路设计,包括多核/众核处理器体系结构及设计方法、通信及信号处理算法加速器芯片设计等。曾主持完成多款异构多核处理器原型芯片。累计主持承担军委科技委、国防基础科研计划、装发预研、科工局民用航天预研、国家自然基金、以及省协同创新重大专项、省科技计划、省自然基金等十余项,承担科研经费1500多万元。发表学术论文100余篇,撰写国防报告5篇。获授权发明专利40余项(国际专利3项,国防专利1项)。担任科技部、国家自然基金委、装备发展部等部门多类项目评审专家,任中国计算机学会计算机工程与工艺分委会委员。
学士学位: 1999,合肥工业大学 ,应用物理学专业,工学学士
博士学位: 2005, 合肥工业大学,精密仪器及机械,工学博士

主讲课程:

本科课程:“VLSI仿真与综合”;
研究生课程:“数据信号处理VLSI实现”、“集成电路仿真验证”、“Verilog硬件描述语言”

科研情况:

研究方向:多核/众核处理器体系结构及设计方法、通信及信号处理算法加速器芯片设计

科研项目:

   1、军委科技委重点项目,“智能可重构******关键技术研究”,2019.12-2023.12,(参与,本单位负责人)
   2、安徽省工业技术协同重大专项项目,“面向智能信息处理的热稳定集成电路关键技术研究”,2019.10-2022.10,主持,总负责人
   3、科工局“十三五”民用项目,“高性能高可靠******研究”,2017.1-2019.12,主持
   4、科工局基础研究计划项目,“****可重构多核SoC*****技术研究”,2015.1-2016.12,主持
   5、装备发展部基金重点项目,“低功耗热稳定******技术研究”,2015.1-2016.12,参加
   6、装备发展部“十二五”项目,“****多核SoC*****技术研究”,2011.1-2015.12,主持
   7、国家自然科学青年基金,“面向成品率的三维片上网络TSV容错技术研究”,2013.1-2015.12,参加
   8、安徽省科技计划,“无线媒体传输SoC”,2013.1-2014.12,主持
   9、国家自然科学青年基金,“三维片上网络热均衡优化技术研究”,2011.1-2013.12,主持。

获奖情况:

   1、安徽省教学成果奖一等奖,项目名称:“知行融创、数质并举——集成电路人才培养模式创新与实践”,2019,(序8)

论文情况:

   1. Du, G.; Liu, G.; Li, Z.; Cao, Y.; Zhang, D(张多利).; Ouyang, Y.; Gao, M.; Lu, Z.: SSS: Self-aware System-on-chip Using a Static-dynamic Hybrid Method. ACM J Emerg Tech Com 15(3): 28:1-28:26 (2019) (IF=2.055)
   2. Du, G.; Tian, C.; Li, Z.; Zhang, D.(张多利); Zhang, C.; Wang, X.; Yin, Y. Delay Bound Optimization in NoC Using a Discrete Firefly Algorithm. Electronics 2019, 8, 1507 (IF=1.764)
   3. Du, G.; Tian, C.; Li, Z.; Zhang, D.(张多利); Yin, Y.; Ouyang, Y.: Efficient Softmax Hardware Architecture for Deep Neural Networks. ACM Great Lakes Symposium on VLSI 2019: 75-80 (CCF-C)
   4. Du, G.; Yang, Z.; Li, Z.; Zhang, D.(张多利); Yin, Y.; Lu, Z.: NR-MPA: Non-Recovery Compression Based Multi-Path Packet-Connected-Circuit Architecture of Convolution Neural Networks Accelerator. ICCD 2019: 173-176  (CCF-B)
   5. Wang, Z.; Wang, C.; Yuan, Z.; Zhang, D(张多利).; A Reconfigurable Cache Structure Design for Multi-core SOC, ICTA2019

专利情况:

   1、美国专利:PROGRAM COUNTER COMPRESSION METHOD AND HARDWARE CIRCUIT THEREOF,US10277246B2
   2、日本专利:改善された位置変位法による行列の逆行列求解モジュールおよび方法,JP2017-511776
   3、日本专利:改善された位置変位法に基づく行列の三角分解の求解モジュールおよび方 法,JP2017-514867
   4、发明专利,一种基于二维网格片上网络的双接入结构,201410768220.9
   5、发明专利,一种H.264二维并行后处理去块滤波器硬件实现方法,201410022905.9
   6、发明专利,一种基于AIC信息准则的信号源个数估计硬件电路及其实现方法,201510693071.9
   7、发明专利,一种任务级乱序多发射调度器及调度方法,201510342408.1
   8、发明专利,一种程序计数器压缩方法及其硬件电路,201611143794.2
   9、发明专利,一种基于MUSIC算法的谱峰搜索方法及其硬件电路,201610184994.6


0551-62919106

关注学院公众号